同步RS觸發器為了引入CP時鐘信號在基本RS觸發器的基礎上增加了兩個與非門,分別將R、S端的輸入信號與CP信號進行了與非運算后再傳給基本RS觸發器R‘和S’端,當CP為1時,R‘=(CP?R)’=R的反,S‘=(CP?S)’=S的反,所以基本RS觸發器是低電平有效而同步RS觸發器是高電平有效2個與非門構成的RS觸發器,原理是輸出0、輸出1、輸出保持不變。
2個或非構成的RS觸發器,原理和與非門是類似的,當R為0、S為1時,Q為1、Q非為0;當R為1、S為0時,Q為0、Q非為1,當R與S都為1,時,則Q和Q非都為0,當R和S都為0時,則會出現輸出狀太混亂的局面,這個理論上和RS與非門觸發器差不多,RS輸出都不能同為0。用與非門構成的基本RS觸發器,應當遵守S*R=0的約束條件,但不能加以R'=S'=0的輸入信號,對于用或非門構成的基本RS觸發器,應當遵守S*R=0的約束條件,但不能加以R=S=1的輸入信號。 如果Q端的初始狀態設為1,RD、SD端都作用于高電平(邏輯1),則y一定為0。如果RD、SD狀態不變,則Q及y的狀態也不會改變。這是一個穩定狀態。 同理,若觸發器的初始狀態Q為0而y為1,在RD、SD為1的情況下這種狀態也不會改變。這又是一個穩定狀態。它具有兩個穩定狀態。 輸入與輸出之間的邏輯關系可以用真值表、狀態轉換真值表及特征方程來描述。 真值表: R-S觸發器的邏輯功能,可以用輸入、輸。
*請認真填寫需求信息,我們會在24小時內與您取得聯系。